## 90 度移相器の設計とシミュレーション

## Design and simulation of 90 degree phase shifter

三浦和仁, 佐々木健太, 井上浩 Kazuhito Miura, Kenta Sasaki, Hiroshi Inoue

#### 秋田大学

#### Akita University

キーワード:ダイレクトコンバージョン方式(direct conversion system), 90 度移相器(90 degree phase shifter),ユニティゲイン周波数(unity gain frequency),演算増幅器(operational amplifier)

連絡先:〒010-8502 秋田市手形学園町 1-1 秋田大学 工学資源学部 電気電子工学科 井上研究室 三浦和仁, Tel.: 018-889-2492, E-mail:{ kazumiura,inoueh } @venus.ee.akita-u.ac.jp

## 1.はじめに

近年の様々な通信機器の普及に伴い,送受信機の小型化・高性能化の要求が高まっている.また、現在の移動体通信の分野では,携帯電話に代表されるように数 GHz の高周波を利用してきており, このような高周波に対応した回路設計が必要である.これらの実現のために,構成する回路を集積 化することは重要な要素であると考えられる.

現在一般的に利用される受信方式は,スーパー ヘテロダイン(SH)方式である SH方式は雑音特性 や安定性に優れているものの,回路に急峻な特性 を持つフィルタを必要とし構造上規模が大きくな ってしまうため,集積化には不利となる.そこで, 近年注目を集めている受信方式として,図1に示 すようなダイレクトコンバージョン(DC)受信方 式がある.この方式はSH方式と比較して中間周 波数(IF)段と呼ばれる,不要成分を取り除く目的 でフィルタを用いるという過程を省略できるため, 集積化に適していると考えられる<sup>1)</sup>.このDC 受



Fig. 1 A example of direct conversion system

信方式の原理については次章で概説し,90度移相 器の果たす役割について説明する.

我々はこれまで,通信用 IC として新しい構成 のアナログ形 PLL の 1 チップ化を試みてきた<sup>2)</sup>. それは, PPAM 回路(Push-Pull Phase Adding Mixer) をミキサとして用いることで分周期やチャージポ ンプ回路,遅延線を用いずアナログ形 PLL を構成 するものであった.その中で,DC 受信方式へ PPAM 回路を応用したミキシング回路を適用する 検討がされた<sup>3,4</sup>. 本研究では, DC 受信機を集積化することを目 的に,すでに検討された VCO, ミキサに次ぐ回路 ブロックとして,方式の変復調誤差に重大な影 響を与える 90 度移相器の設計を行い,シミュレー ション結果から検討を行う,また今回の 90 度移相 器の設計は OP アンプを用いたものであり,移相 器の周波数特性に対して OP アンプの性能が規定 する部分も大きいと考えられる.そのため,所望 の特性を持つような OP アンプの設計から行って おり,その特性について検討,評価する.

## 2.受信方式の原理

ダイレクトコンバージョン受信方式のイメージ 除去のメカニズムを図2に示す.このとき,アン テナから低雑音増幅器等を介してミキサに入力さ れる RF 信号を  $V_m(t)$ とすると, $V_m(t)$ は局部発振周 波数 f<sub>c</sub>を中心に,周波数 f<sub>i</sub>のイメージ信号と,周 波数 f<sub>s</sub>の受信希望信号が分布すると考えることが 出来るので,次式のように表すことが出来る.  $V_{in}(t) = V_s \cos(\omega_c + \omega_s)t + V_i \cos(\omega_c - \omega_i)t$  (1) ここで,局部発振器(LO)の出力を振幅  $V_c$ ,周波数 f<sub>c</sub>とすると,2つのミキサへ同相成分  $V_c$ cos $\omega_c$ と90

度移相された直交成分 V<sub>s</sub>sin a<sub>2</sub> がそれぞれ入力さ れ ,(1)式で表される RF 信号とミキシングされる . それらの信号がローパスフィルタにかけられ , 同 相成分のみが - 90 度移相されたとき ,それぞれ同 相信号を V<sub>(</sub>(t) , 直交信号を V<sub>0</sub>(t)とおくと ,

$$V_{I}(t) = (KV_{c}V_{s}/2)\sin\omega_{s}t + (KV_{c}V_{i}/2)\sin\omega_{i}t$$
(2)

$$V_{Q}(t) = (KV_{c}V_{s}/2)\sin\omega_{s}t - (KV_{c}V_{i}/2)\sin\omega_{i}t$$
(3)

のように表される . そして V<sub>I</sub>(t)と V<sub>Q</sub>(t)の和を取る ことでイメージ信号は除去できる<sup>5)</sup>.

このように、不要なイメージ信号を重ね合わせ で、除去することで希望する信号を取り出すこと



図2 イメージ信号除去のメカニズム

Fig. 2 Mechanism of image rejection





が出来る(図3).以上がダイレクトコンバージョン 方式の基本原理となる.これより移相器には正確 な90度移相処理によって,LOからの出力が同相 成分と直交成分に分ける能力が求められることが 分かる.また90度移相器の電圧利得を0[dB]とし て,同相成分と直交成分の振幅誤差を少なく保つ 必要があることが分かる.

# 3. OP アンプの設計とシミュレーション 3-1. OP アンプの設計

設計した90度移相器はOPアンプを利用した回路であるため、まずOPアンプの設計から行った. 図4に設計した回路図を示す.この回路構成自体は一般的なOPアンプの構成であり、差動増幅回路、カレントミラー回路とソース接地回路の2段の構造となっている.また、消費電力の低減や基板電圧の安定化のために、単電源で動作するよう設計した.



Fig. 4 Schematics of designed OPAmp

ここで,設計時に用いた仕様を表1に示す.こ れらの値は目標とした数値であり,設計の過程に おいてこれらの数値を元に各パラメータを決定し た.表1の仕様の内で,ユニティゲイン周波数と は電圧利得が0dBとなる周波数であり,設計時に は以下の式で与えられる<sup>の</sup>.

$$\omega_{\rm u} = \frac{g_{\rm ml,2}}{C_{\rm c}} \tag{4}$$

 $g_{ml,2}: M_{nl}, M_{n2}の相互コンダクタンス$  $また,この相互コンダクタンス <math>g_m$ は

$$g_{ml,2} = \sqrt{2\beta \left(\frac{W}{L}\right)_{1,2}} I_{D}$$
 (5)

I<sub>D</sub>:ドレイン電流, β:電流利得係数

W: MOSFET のチャネル幅

L: MOSFET のチャネル長

で与えられる.設計において,MOSFETのパラメ ータは(5)式中のWL比の調節のみ許されている. 特性のばらつきを避けるためL=1.8[µm]に固定し, チャネル幅Wを変更することでWL比を調節す ることで,所望の特性を得ることを試みている.

このようにして求められるユニティゲイン周波 数は,4章で示す90度移相器の周波数特性に強く 影響すると考えられ,このパラメータを優先して

#### 表1 OP アンプの設計仕様

| Table . | 1 | Specific of designed OP amp |
|---------|---|-----------------------------|
|         |   |                             |

| 電源電圧 V <sub>DD</sub> | 5[V]           |
|----------------------|----------------|
| スルーレート Sr            | 100[V/µs]      |
| ユニティゲイン周波数の          | 150[MHz]       |
| 入力電圧範囲               | 2.0~3.5[V]     |
| 出力電圧範囲               | 1.66 ~ 3.45[V] |
| 負荷容量 Cout            | 2[pF]          |
| 位相補償コンデンサC。          | 0.5[pF]        |
| 低周波利得入。              | 40[dB]         |

設計を行った. 関連することとして, 図4の回路 は単電源形でよく用いられる PMOS を用いた差 動対ではなく NMOS で構成しているが, これは PMOS の移動度は NMOS のそれに対して約3分 の1であり, (5)式に見るように周波数特性, 又は 応答速度を劣化させてしまうと考えたためである.

## 3-2.シミュレーション結果

前節で述べた方針で回路を設計し、設計用 CAD である HSPICE を用いてシミュレーションを行っ た、入力電圧を振幅 0.04V、オフセット電圧 2.5V、 周波数 1MHz とし、バイアス電圧を 1.8V として シミュレーションした時、その結果の周波数特性 を図 5 に示す.また、図 5 の周波数特性から読み 取れる各パラメータを表 2 に示す.



Fig. 5 Frequency characteristic of OP amp

#### 表2 OP アンプの性能

| Table . 2 | Performance of | designed OP | amp |
|-----------|----------------|-------------|-----|
|-----------|----------------|-------------|-----|

| 遮断周波数                | 115.8[kHz] |
|----------------------|------------|
| ユニティゲイン周波数の          | 48[MHz]    |
| 位相余裕                 | 54.7°      |
| ゲイン余裕                | 30.3[dB]   |
| 低周波利得 A <sub>0</sub> | 55.3[dB]   |

シミュレーションの結果から,設計した OP ア ンプは低周波利得や各素子を流れる電流値などは 計算値とよく一致した.しかしその一方で,表 2 に示すようにユニティゲイン周波数をはじめとす る周波数特性は計算値から外れて,それぞれ低い 数値が得られた.この結果の根本的な原因はプロ セス的なものであると考えられる.

シミュレーションに用いている HSPICE は, FET の端子間容量を始めとする浮遊容量を含み計 算し,その結果を出力する.そのため,差動増幅 段から後段に対するフィルタ特性が,設計時にお ける位相補償コンデンサ  $C_c$ のみを考慮する手計 算とは大きく異なったと考えられる.しかしこの 浮遊容量はほとんどプロセスで決まり,改善は困 難である.(4)式においてはユニティゲイン周波数 を決定するもうひとつのパラメータとして  $M_{n1,2}$ の相互コンダクタンス  $g_{m1,2}$ があるが,この値を大 きくする基本的な手段はW/L比を大きくすること であり,面積とのトレードオフとなってしまう.

このようにプロセスによって周波数特性は制限 を受けてしまい,設計した OP アンプを用いた 90 度移相器もまた高周波での動作を得るのは難しい と考えられる.しかし,低周波における原理の確 認には十分な特性を持つと考えられるため,今ま で検討されてきた数 MHz に合わせて移相器の設 計をし,システムの構築を目標とした.



Fig. 6 Schematics of 90 degree phase shifter

## 4.90 度移相器

## 41.原理

設計した 90 度移相器の回路図を図 6 に示す .こ の回路は負帰還を用いることによって , 振幅は周 波数に依存せず一定のまま , 位相のみを変化させ ることができる .2 章の受信方式の検討から所望 の 90 度移相器の特性は主に ,

・振幅利得は0dBである

・局部発振器の周波数において正確に90度移相可能である

などであることが得られている.

図6の回路ではB点における電位をV<sub>B</sub>と置き, また仮想短絡が成り立つとすれば,その電流の経 路から,

$$\frac{\mathbf{V}_{\rm in} - \mathbf{V}_{\rm out}}{\mathbf{R}_{\rm i}} = \mathbf{V}_{\rm B} - j\omega\mathbf{C}_{\rm i} \tag{6}$$

$$\frac{\mathbf{V}_{\rm in} - \mathbf{V}_{\rm B}}{\mathbf{R}} = \frac{\mathbf{V}_{\rm B} - \mathbf{V}_{\rm out}}{\mathbf{R}} \tag{7}$$

の2式が得られる.これより,電圧利得と出力位 相は以下のように導出できる.

$$A_{v} = \frac{V_{out}}{V_{in}} = \frac{1 - j\omega C_{1}R_{1}}{1 + j\omega C_{1}R_{1}}$$
$$= \frac{1 - \omega^{2}C_{1}^{2}R_{1}^{2}}{1 + \omega^{2}C_{1}^{2}R_{1}^{2}} - j\frac{2\omega C_{1}R_{1}}{1 + \omega^{2}C_{1}^{2}R_{1}^{2}}$$
(8)

$$\theta = \tan^{-1} \frac{-2\omega C_1 R}{1 - \omega^2 C_1^2 R_1^2}$$
<sup>(9)</sup>

よって理論的には,(8)式の利得から出力振幅は 周波数に依存せず,常に入力振幅の1倍であり同 振幅となる.一方で(9)式から位相特性は周波数に 従い遅れていき,C<sub>1</sub>,R<sub>1</sub>の値に対応した周波数 f=1/2πC<sub>1</sub>R<sub>1</sub>において90度移相することができる.

## 42.シミュレーション結果

図 6 の回路について,入力電圧を振幅 0.04V, オフセット 2.5V,周波数 1MHz としてシミュレー ションした結果の周波数特性について,図7 に示 す.また,図6 に示される 90 度移相器の構成素子 の各値は R<sub>i</sub>=15.9k ,C<sub>i</sub>=10pF, R=1k とし,90 度 移相量が得られる周波数を f=1/2πC<sub>i</sub>R<sub>i</sub>=1MHz に対 応させた.

図7のシミュレーション結果から,図7(a)の利 得特性は17.5MHz まで-0.15dB 以内に抑えられ ており,その一方で図7(b)の位相特性は周波数に より変化できていることが分かる.これより,一 定の帯域において所望の特性が得られたと言える. その1MHz における時間波形は図8のようになり, 振幅誤差少なく出力オフセットも2.5V のまま入 力波形を90度移相した波形となっている.これら の結果から,振幅特性は同相と直交信号で0.5%の 誤差で抑えられており,また位相特性については 移相量を90度に対応させた1MHzでは92.2degの 移相量が得られており,移相誤差は約2.2degとな った.

ダイレクトコンバージョン方式の変復調誤差に 直接影響を与えるのは除去し切れなかったイメー ジ信号である.そこで今回の結果から,イメージ 信号除去比(IRR)を求めるとすると,以下の式から 求めることが出来る.

$$IRR = \frac{\varepsilon^2 + \theta^2}{4} \tag{10}$$

ここで、よは同相信号と直交信号の利得誤差であり、

0は移相誤差である<sup>7</sup>.これより,ミキサをはじめ とする他の構成回路が理想的な特性を持つと仮定 したとき,そのIRRは34.3dBとなった.これは一 般的にシステム全体で必要とされる 60~70dBの 達成には至っていないが,それを満たすには移相 器の移相誤差は 0.1[deg]以内となる必要がある. この基準は移相器単体で満たすのは非常に難しく, 系全体でイメージ信号を抑える構造が必要である. よって,90度移相器のみで最終的なIRRの評価を することは出来ないが,さらに90度移相器の性能 を向上していく必要があると考えられる.



図7 設計した90度移相器の周波数特性



Fig. 7 Frequency characteristic of designed 90 degree phase shifter



## 5.おわりに

本報告では DC 受信方式を集積化することを目 的に,すでに検討された VCO,ミキサに次ぐ回路 ブロックとして,90度移相器の設計を行い,シミ ュレーション結果から検討を行った.また設計し た90度移相器の性能は,使用した OP アンプの特 性によって制限されると考えられたため,所望の 特性をもつような OP アンプの設計から行い、その シミュレーション結果について検討評価をした.

今後は, OP アンプの周波数特性の理論値とシ ミュレーション値の不一致の原因を究明し, OP アンプの特性を改善することで移相器の特性を目 標の周波数で移相誤差少なく動作することが出来 るよう合わせていく必要がある.また,同時に高 周波化を考えたときにも重要な課題であると考え られる.そして最終的には VDEC の提供するチッ プ試作により 設計した 90 度移相器を評価してゆ く.

#### 謝辞

本研究は東京大学大規模集積システム設計教育 研究センター(VDEC)を通し日本ケイデンス株式 会社の協力の下で行われたものであり,ここに深 く感謝します.

## 参考文献

- 1) 杉本泰博:携帯電話用,高周波アナログ,アナ ログ/ディジタル混載 LSI,電子情報通信学会 誌, Vol.84 No.11, pp796-802(2001)
- 2) 伊藤文人,井上浩: CMOS LSI アナログ PLL の一設計,電子情報通信学会 1999 年総合大会, A-1-5(1999)
- 3) 佐藤紀章,伊藤文人,井上浩:プッシュプル位 相加算ミキサを使用した IC の一検討 電子情報 通信学会技術研究報告, EMD2003-97(2003)

- 4) 佐藤紀章,伊藤文人,井上浩: PPAM を応用した通信用ミクサの開発,電子情報通信学会論文誌, VOL.J88-C NO.7, pp.572-573(2005)
- 5) 佐藤紀章: ダイレクト変換型通信機能 IC の設 計に関する研究 平成 15 年度秋田大学修士学位 論文(2004)
- 6) 谷口研二:LSI 設計者のための CMOS アナログ回路入門, CQ 出版社(2005)
- 7) Behzad Razavi 著,黒田忠広訳: RF マイクロエ レクトロニクス,丸善(2002)